您可能感兴趣的试卷
你可能感兴趣的试题
A.执行一个中断响应周期
B.执行两个连续的中断响应周期
C.执行两个中断响应周期,中间2~3个空闲状态
D.不执行中断响应周期
A.中断响应
B.中断屏蔽
C.中断向量
D.中断嵌套
A.MOV AX,0025H
B.MOV AX,0025
C.MOV AX,0205H
D.MOV AX,0205
A.OUT [BX],AL
B.ADD [BX+DI],AX
C.SBB AX,[BX]
D.SUB [3000H],AX
A.OR AX,AX
B.AND AX,AX
C.XOR AX,AX
D.PUSH AX
A.ADC [BX],[30]
B.ADD [SI+DI],AX
C.SBB AX,CI
D.SUB [3000H],DX
A.端口中有1个或多个接口
B.接口中有1个或多个端口
C.端口内含有很多寄存器
D.一个端口可有多个地址
A.A=1,B=1,C=1
B.A=1,B=0,C=1
C.A=1,B=1,C=0
D.A=0,B=1,C=1
A.中断逻辑
B.请求信号
C.状态端口
D.类型号
最新试题
容量为8K×8bit的存储器芯片,该芯片的地址线有()根,数据线有()根。
在虚拟内存技术的支持下,计算机可以运行比实际内存容量更大的程序。
按照是否需要刷新操作分类,RAM可分为()和()。
STM32的I2C总线开启一次后可以连续传输任意字节的数据,而无需发送设备的地址号。
在嵌入式应用系统中,模拟I2C时序扩展比硬件I2C通信扩展具有更大的灵活性。
在I2C总线中,SDA信号线一直由发送器控制。
在进行存储器扩展时,存储芯片选择通常有线选、部分译码选择和全译码选择几种方式,只有全译码方式才能使存储地址空间是连续线性的。
在一个较短的时间间隔内,CPU访问存储器时,无论是存取指令还是存取数据,所访问的存储单元都趋于聚集在一个较小的连续区域中,而对此范围以外的地址访问甚少的现象就称为程序访问的()性。
虚拟存储器提升了主存的工作速度,而Cache则扩大了主存的容量。
SPI总线是一种()形总线结构,在SCLK时钟信号的控制下,两个双向()寄存器进行数据交换。