多项选择题复杂可编程逻辑器件CPLD是EPLD的改进型器件,一般情况下,CPLD器件至少包含三种结构()。
A.可编程逻辑宏单元
B.可编程I/O单元
C.可编程寄存器
D.可编程内部连线
您可能感兴趣的试卷
你可能感兴趣的试题
1.多项选择题可檫除的可编程逻辑器件EPLD的基本逻辑单位是宏单元,它由()三部分组成。
A.可编程的与—或阵列
B.可编程寄存器
C.可编程I/O
D.可编程的与非阵列
2.多项选择题下列对可编程逻辑器件GAL描述正确的是()
A.可在线编程
B.可重复编程
C.可电檫写
D.可设置加密位
3.多项选择题可编程只读存储器PROM包含()。
A.EPROM
B.EEPROM
C.PLA
D.PAL
4.多项选择题下列器件中,属于PLD器件的是()。
A.PROM
B.PAL
C.SRAM
D.GAL
5.多项选择题逻辑器件()属于用户定制电路。
A.GAL
B.逻辑门
C.PROM
D.PLA
6.多项选择题常用的PLD有()几种主要类型。
A.PROM
B.PLA
C.PAL
D.GAL
7.多项选择题数字系统中常用的LSI(大规模集成电路)可分为()三种类型。
A.非用户定制电路
B.全用户定制电路
C.半用户定制电路
D.PLD器件
8.多项选择题一个完整的PLD设计流程有设计准备、设计输入等四个步骤和()两验证过程。
A.设计校验(功能仿真和时序仿真)
B.器件加密
C.器件老化
D.器件测试
9.多项选择题一个完整的PLD设计流程有哪几个步骤和两种验证过程。()
A.设计准备
B.设计输入
C.设计处理
D.器件编程
10.多项选择题PLD的设计方法主要有()。
A.积木式
B.模块式
C.自下而上式
D.自上而下式
最新试题
两个与非门构成的基本RS触发器,当Q=1、Q=0时,两个输入信号R=1和S=1。触发器的输出Q会()。
题型:单项选择题
用1M×4的DRAM芯片通过()扩展可以获得4M×8的存储器。
题型:单项选择题
()在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。
题型:单项选择题
试提出数字频率计的三种设计方案,比较各种方案的特点。如果用HDPLD来实现,设计方案是最佳吗?简述理由。
题型:问答题
27系列EPROM存储的数据是()可擦除的。
题型:单项选择题
一个16选一的数据选择器,其地址输入(选择控制输入)端有()个。
题型:单项选择题
TTL与非门输出低电平的参数规范值是()
题型:单项选择题
如果把D触发器的输出Q反馈连接到输入D,则输出Q的脉冲波形的频率为CP脉冲频率f的()。
题型:单项选择题
基本RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。
题型:单项选择题
10-4线优先编码器允许同时输入()路编码信号。
题型:单项选择题